
datos. DISABLED puede acelerar los procesos si todos los dispositivos ISA soportan FAST I/O
(entrada/salida rápida de datos).
ISA Line Buffer
El puente PCI a ISA tiene un buffer en línea bidireccional para las lecturas y escrituras de memoria al bus
PCI desde el bus ISA o en el modo DMA. Cuando está ENABLED, el bus ISA o el modo DMA pueden
adelantar una búsqueda de un ciclo de lectura en el buffer en línea.
J
JJ
J
Joystick Function
Seleccionar ENABLED si el equipo tiene conectado un joystick.
K
KK
K
KBC input clock
El fabricante debe seleccionar la frecuencia correcta para el reloj controlador del teclado. No cambiar este
valor.
Keyboard
Controller Clock
La velocidad del reloj controlador del teclado es la velocidad a la cual el procesador se comunica con la
controladora del teclado. Dependiendo de la controladora de teclado instalada, la velocidad puede fijarse
en 7.16MHz o ser una fracción del (PCICLKI), la señal del ciclo de reloj del bus PCI.
Keyboard
Emulation
Cuando está ENABLED, se habilitan la puerta A20 y la emulación de reseteo por software para una
controladora de teclado externa. Este campo debe coincidir con la opción seleccionada en GATE A20
OPTION (FAST=ENABLED, NORMAL=DISABLED).
Keyboard Resume
Cuando está DISABLED, la actividad del teclado no hace despertar el equipo del modo ahorro.
L
LL
L
L1 Cache Policy
Se puede escoger entre WRITE-THROUGH (WT) y WRITE-BACK (WB). WRITE-THROUGH hace que
la memoria se actualice con datos de la caché cada vez que el procesador lleva a cabo un ciclo de escritura.
WRITE-BACK hace que la memeira se actualice solamente cuando se solicitan a la memoria datos que
están en la caché. El modo WRITE-BACK mejora la eficacia del procesador y causa menos
interrupciones, mejorando las prestaciones.
L1/L2 Cache
Update Mode
Se puede escoger entre WRITE-THROUGH (WT) y WRITE-BACK (WB). WRITEBACK es un poco
más rápida que WRITE THROUGH
L2 Cache
Cacheable Size
Seleccionar 512 solamente si la memoria RAM del equipo es mayor de 64MB.
L2 Cache Write
Policy
Además del modo WRITE-BACK y WRITE-THROUGH, la cache de segundo nivel también puede ser
ADAPTIVE WB1 y ADAPTIVE WB2. Ambos modos adaptivos de WRITE-BACK intentan reducir las
desventajas de los dos sistemas anteriores. El fabricante debe seleccionar el modo óptimo de acuerdo con
las especificaciones de la memoria caché instalada.
L2 (WB) Tag Bit
Length
Se utiliza esta opción para poner la memoria caché en modo WRITE-BACK. Cuando se seleccciona 7 bits
se pone en modo WRITE-BACK. Cuando se selecciona 8 bits se pone en modo WRITE-THROUGH. Esta
opción no siempre aparece en la BIOS.
L2 to PCI Read
Buffer
El chipset mantiene su propio buffer interno para las escrituras de la cache externa al bus PCI. Cuando el
buffer esta ENABLED, los ciclos de escritura de la caché externa al bus PCI son enviadas al buffer, de
este modo cada dispositivo puede completar sus ciclos sin esperar por el otro.
Selecciona el dispositivo de video:
LCD
Pantalla de cristal líquido para portatil
CRT
Monitor auxiliar
AUTO
La BIOS autodetecta el dispositivo en uso (este modo permite cambiar entre
dispositivos).
LCD&CRT
LCD&CRT
Mostrar en ambos dispositivos
LDEV Detection
Cuando está ENABLED, cualquier actividad de la línea de señal LDEV anula el modo de ahorro de
energía o pone a cero el temporizador de inactividad
Linear Merge
Cuando está ENABLED, solamente las direcciones lineales consecutivas pueden ser fusionadas
Local Memory 15-
16M
Para aumentar las prestaciones, el sistema puede situar la memoria de un dispositivo más lento
(normalmente conectado al bus ISA) en una memoria de bus local mucho más rápida. Esto se hace
reservando memoria de bus local y transfiriendo el punto de comienzo de la memoria del dispositivo a la
memoria de bus local. Usar este apartado para habilitar o desabilitar esta característica. Por defecto está
ENABLED.
LREQ Detection
Cuando Está ENABLED, cualquier actividad en la línea de la señal LREQ anula el modo de ahorro de
energía o pone a cero el temporizador de inactividad.
M
MM
M
Komentarze do niniejszej Instrukcji